معالجات

ويسترن ديجيتال تعلن عن معالج ريس سرف

جدول المحتويات:

Anonim

تعمل شركة ويسترن ديجيتال مع بنية مجموعة التعليمات المفتوحة RISC-V (ISA) ، حيث يمكن لأي شخص إنتاج تصميم معالج دون دفع أي شيء في حقوق الامتياز أو رسوم الترخيص. وقد أعلنت أخيرًا عن معالج SweRV RISC-V بترخيص مفتوح المصدر.

معالج SweRV RISC-V الجديد بترخيص مفتوح المصدر

في عام 2017 ، وعدت الشركة بالانتقال إلى RISC-V في منتجات معالجة التخزين الخاصة بها ، بهدف شحن مليار نواة في العامين المقبلين. بدأت Nvidia أيضًا في الانتقال من النوى الخاصة إلى RISC-V لدفع الإدخال / الإخراج على منتجات الرسومات الخاصة بها ، وتستخدم Rambus RISC-V لأجزاء الأمان ، وقد وجدت طريقها إلى وحدات تحكم التخزين SSD.

نوصي بقراءة مقالتنا على Windows 10 ARM سيتمكن من تشغيل تطبيقات 64 بت أصلاً

جوهر SweRV نفسه هو تنفيذ فائق في اتجاهين لمتغير 32 بت لـ ISA RISC-V ، والذي يتميز بخط أنابيب تسع مراحل قادر على تحميل تعليمات متعددة ، من أجل التنفيذ المتزامن بالترتيب. يتم نشر النواة حاليًا على عقدة معالجة CMOS 28 نانومتر ، ويعمل بتردد يصل إلى 1.8 جيجاهرتز ويحقق معدل إنتاج يقدر بـ 4.9 CoreMarks لكل ميجاهيرتز.

أكدت ويسترن ديجيتال أنها تخطط ليس فقط لاستخدام SweRV في منتجاتها الخاصة ولكن أيضًا إطلاقها بموجب ترخيص مفتوح المصدر. وقد فعلت ذلك بالفعل باستخدام تقنيتين داعمتين: SweRV Instruct Set Simulator (ISS) ، حيث يمكن لأصحاب المصلحة اختبار النواة ؛ و OmniXtend ، التي تنفذ ذاكرة تخزين مؤقت متناسقة عبر نسيج Ethernet ، مع التركيز على كل شيء بدءًا من وحدات المعالجة المركزية ووحدات معالجة الرسومات والمعالجات المشتركة للتعلم الآلي.

وأكد ويسترن ديجيتال أن SweRV ستطلق في الربع الأول من عام 2019. ما رأيك بالإعلان عن معالج SweRV RISC-V بترخيص مفتوح المصدر؟

خط Techpowerup

معالجات

اختيار المحرر

Back to top button